![]() |
|
Ventes & Support
Demande de soumission - Email
Select Language
|
|
Détails sur le produit:
Conditions de paiement et expédition:
|
Nombre plus probable: | XCF04SVOG20C | MFR: | XILINX |
---|---|---|---|
Catégorie: | IC |
Caractéristiques
• Bals d'étudiants programmables de Dans-système pour la configuration de Xilinx® FPGAs • Le CMOS avancé NI instantanés de basse puissance traitent • Résistance de 20 000 cycles de programme/effacement • Opération sur la pleine température ambiante industrielle (– 40°C à +85°C) • Soutien du Frontière-balayage de la norme 1149.1/1532 d'IEEE (JTAG) de la programmation, du prototypage, et de l'essai • Initiation de commande de JTAG de configuration standard de FPGA • Cascadable pour stocker plus long ou multiple Bitstreams • Alimentation d'énergie consacrée d'entrée-sortie du Frontière-balayage (JTAG) (VCCJ) • L'entrée-sortie goupille compatible avec des niveaux de tension s'étendant de 1.8V à 3.3V • Appui de conception utilisant le Xilinx ISE® Alliance et des progiciels de Foundation™ • XCF01S/XCF02S/XCF04S • tension de l'alimentation 3.3V • Interface périodique de configuration de FPGA • Disponible en paquets VO20 et VOG20 de De petite taille-empreinte de pas • XCF08P/XCF16P/XCF32P • tension de l'alimentation 1.8V • Interface périodique ou parallèle de configuration de FPGA • Disponible en paquets VOG48, FS48, et FSG48 de De petite taille-empreinte de pas • La technologie de révision de conception permet des révisions multiples de stockage et de accès de conception pour la configuration • Le décompresseur intégré de données compatible avec Xilinx a avancé la technologie de compression
Personne à contacter: peter
Téléphone: +8613211027073